两片74ls138译码器真值表
@钭软5337:74138的译码器 -
雷榕18017605641…… 74138,是一个3到8的译码器,分为74HC138(cmos)和74LS138(TTL)两种,下图是其逻辑符号及管脚排布,下表中列出了该器件的逻辑功能,从表中可以看出其输出为低电平有效,使能端G1为高电平有效,G'2、G'3为低电平有效,当其中一个...
@钭软5337:用3线 - 8线和2线 - 4线构成6线 - 64线译码器???急!!!! -
雷榕18017605641…… 给你算一算帐,3线-8线译码器是8个译码输出,74LS138就是,要构成6线-64线译码器码,要用8片(8x8片)74LS138,还要用两片2线-4线译码器来选8片74LS138,这图怎么画,很庞大,但并不难,就是重复画相同的东西.那真值更是烦人,要64行的表格.都是重复做相同的事.实在是没有什么意义,这种电路明白原理,会做就行呗,干嘛非要做那麻烦的东西.
@钭软5337:用74LS138译码器实现共阴7段数码管中g的译码 -
雷榕18017605641…… 74ls138是3-8线译码器,单个一般只能实现0到7的译码,二g段译码有2.3.4.5.6.8.9,要实现8,9的译码,简单的办法是将两片74LS138译码器扩展成4-16线译码器,可很容易实现共阴7段数码管g的译码.
@钭软5337:用74LS138设计一个译码电路,分别选4片2864,列出各芯片占的地址空间范围 -
雷榕18017605641…… 2864的寻址范围是0~8192,74LS138是三八线译码器,分选4片2864,若取前4位译码输出,个芯片的地址空间(假设偏移地址为0x0000)为: 0x0000~0x1FFF; 0x2000~0x3FFF; 0x4000~0x5FFF; 0x6000~0x7FFF.
@钭软5337:若待生逻辑函数有4个输入变量,能否选用74LS138生成此函数?为什么? -
雷榕18017605641…… 若逻辑函数有4个输入变量,可以选用74LS138生成此函数,但需要两片74LS138级联组成的4线-16线译码器,即可以有4位输入变量,16个输出端表示16个最小项.
@钭软5337:用74LS138设计译码电路,分别选中4片2764和2片6264 -
雷榕18017605641…… 连接,以地址线选通方式为例74LS138的G1接高电平,G2A和G2B接地16位地址线的最高三位A13,A14,A15分别接74LS138的选择输入A,B,C74LS138的Y1接第一片6264的CE1(20脚),6264的CE2(26脚)接高电平74LS138的Y2接第二片6264的...
@钭软5337:用74LS138译码器实现如下逻辑函数:F(A,B,C)=∑M(1,3,5) -
雷榕18017605641…… F(A,B,C)=∑m(1,3,5),如下图:
@钭软5337:试用74ls138设计一个地址译码电路器,要求该译码器Y0到Y7对应的端口地址为250h到257h -
雷榕18017605641…… 取端口地址的低3位,000~111接译码器的ABC三个输入端,译码器的输出端8路输出可作为端口的选通信号,高位地址直接接端口高位地址就可以了
@钭软5337:74LS138中各个字母、数字分别是什么意思? -
雷榕18017605641…… 74ls138译码器74ls139 跟74ls138类似,区别在于139内部是2个独立的2-4译码器.74ls154跟74ls138很类似,差别就在于,138是3-8译码器,154是4-16译码器.
雷榕18017605641…… 74138,是一个3到8的译码器,分为74HC138(cmos)和74LS138(TTL)两种,下图是其逻辑符号及管脚排布,下表中列出了该器件的逻辑功能,从表中可以看出其输出为低电平有效,使能端G1为高电平有效,G'2、G'3为低电平有效,当其中一个...
@钭软5337:用3线 - 8线和2线 - 4线构成6线 - 64线译码器???急!!!! -
雷榕18017605641…… 给你算一算帐,3线-8线译码器是8个译码输出,74LS138就是,要构成6线-64线译码器码,要用8片(8x8片)74LS138,还要用两片2线-4线译码器来选8片74LS138,这图怎么画,很庞大,但并不难,就是重复画相同的东西.那真值更是烦人,要64行的表格.都是重复做相同的事.实在是没有什么意义,这种电路明白原理,会做就行呗,干嘛非要做那麻烦的东西.
@钭软5337:用74LS138译码器实现共阴7段数码管中g的译码 -
雷榕18017605641…… 74ls138是3-8线译码器,单个一般只能实现0到7的译码,二g段译码有2.3.4.5.6.8.9,要实现8,9的译码,简单的办法是将两片74LS138译码器扩展成4-16线译码器,可很容易实现共阴7段数码管g的译码.
@钭软5337:用74LS138设计一个译码电路,分别选4片2864,列出各芯片占的地址空间范围 -
雷榕18017605641…… 2864的寻址范围是0~8192,74LS138是三八线译码器,分选4片2864,若取前4位译码输出,个芯片的地址空间(假设偏移地址为0x0000)为: 0x0000~0x1FFF; 0x2000~0x3FFF; 0x4000~0x5FFF; 0x6000~0x7FFF.
@钭软5337:若待生逻辑函数有4个输入变量,能否选用74LS138生成此函数?为什么? -
雷榕18017605641…… 若逻辑函数有4个输入变量,可以选用74LS138生成此函数,但需要两片74LS138级联组成的4线-16线译码器,即可以有4位输入变量,16个输出端表示16个最小项.
@钭软5337:用74LS138设计译码电路,分别选中4片2764和2片6264 -
雷榕18017605641…… 连接,以地址线选通方式为例74LS138的G1接高电平,G2A和G2B接地16位地址线的最高三位A13,A14,A15分别接74LS138的选择输入A,B,C74LS138的Y1接第一片6264的CE1(20脚),6264的CE2(26脚)接高电平74LS138的Y2接第二片6264的...
@钭软5337:用74LS138译码器实现如下逻辑函数:F(A,B,C)=∑M(1,3,5) -
雷榕18017605641…… F(A,B,C)=∑m(1,3,5),如下图:
@钭软5337:试用74ls138设计一个地址译码电路器,要求该译码器Y0到Y7对应的端口地址为250h到257h -
雷榕18017605641…… 取端口地址的低3位,000~111接译码器的ABC三个输入端,译码器的输出端8路输出可作为端口的选通信号,高位地址直接接端口高位地址就可以了
@钭软5337:74LS138中各个字母、数字分别是什么意思? -
雷榕18017605641…… 74ls138译码器74ls139 跟74ls138类似,区别在于139内部是2个独立的2-4译码器.74ls154跟74ls138很类似,差别就在于,138是3-8译码器,154是4-16译码器.