两片74ls192做减法计数器

@井连5583:怎么设计?仿真图怎么画? -
诸砍19571156915…… 用74LS192做减法计数器,做7~2的循环计数.当计数到1时,在置数端PL加低电平,则立即送入初值7(0111),就会从7重新开始计数了.利用0001产生一个置数信号,要用一个四输入的或门.

@井连5583:用两块74LS192芯片构成1到21的计数器,求大神解答 -
诸砍19571156915…… 68进制要在68时复位到00,得对两片192的共8个输出端用门电路识别才行.要有8个输入端的与门和若干非门才能实现.

@井连5583:74ls192构成的减法计数器 -
诸砍19571156915…… 减法计数跳着来,应该是你的计数时钟有毛刺,在波形整形上下功夫,防干扰,不知道你的时钟是怎么来的.

@井连5583:74ls192的减法计数器 -
诸砍19571156915…… 11脚是预置用的,也就是说,你要预置的话,11脚是要低电平的,它是低电平有效的 ABCD是置数的值,是二进制的 你想要80的计数器的话,11是先要一个低电平,置数之后就要变成高电平,因为11脚一直是低电平的话,计数器是不工作的

@井连5583:怎样实现两片74ls192计数器减到0就会自动停止? -
诸砍19571156915…… 把Q0,Q1,Q2,Q3同时接到四输入或非门,然后将输出接到CR

@井连5583:multisim仿真遇到问题了,两个芯片,左边的有显示,正常十LS进制计数,右边74LS192一直为0,求解!!! -
诸砍19571156915…… 74LS192是加/减计数器,你的接法是做减法计数器,正常情况下,你的接法是可以计数的.那检查这种毛病的方法是:首先确定是否为74LS192问题,可以接成加法计数器方式,看能否计数.就Multisim 软件做仿真,经常会有人来提问,一些电路会出现莫名其妙的现象,看来,multisim 软件还是有很多的BUG,比proteus 差远了.见下图,是用proteus 画的74LS192的减法计数器,可以正常计数器的,也说明了是multisim的毛病.解决办法,一是,换一个加/减计数器,74168,如下图.二是,用74168也不行,那就安装proteus 吧.

@井连5583:74ls192的功能表及管脚功能?急求!!!! -
诸砍19571156915…… 74LS192是属8421BCD码的十进制计数器,其功能真值表如表4所示.其中MR是异步清零端,高电平有效.PL(———)是并行置数端,低电平有效,且在MR=0有效.CPU和CPu是两个时钟脉冲,当CPd=1,时钟脉冲由CPU端接入.并且MR=0...

@井连5583:设计一个24进制计数器,有可逆功能 -
诸砍19571156915…… 24进制减法计数器可采用:2片 同步可逆计数器(74LS192)构成.在借位时需要使用同步置数(如24).这样的方案可以吗?

@井连5583:通过两片74ls192计数器能将计数范围设为3到42吗 如果能 该怎样接线 -
诸砍19571156915…… 可以的,先低片置数为3,如果用异步清零的话记到43时就可以了,连线的话我不知道该怎么发,所以自己搞定吧,不过我觉得应该不难的吧

相关推荐

  • 74ls192如何实现减计数
  • 74ls192芯片6进制
  • 74ls192减法60计数器
  • 74ls192做减法示意图
  • 74ls192实现减法计数器
  • 74191芯片引脚图
  • 74ls192实现6进制减法
  • 74193计数器逻辑图
  • 74ls192加法计数器时序图
  • 74ls192构成6进制计算器
  • 如何用两个74ls192做计数器
  • 74ls191做减法计数器
  • 74191是几进制计算器
  • 74ls192八进制减法器
  • 74192真值表
  • 74191模八减法计数器
  • 74ls192计数器功能表
  • 74ls192组成6进制减法
  • 74ls192十进制仿真图
  • 74192减法计数器原理图
  • 74ls192为什么能计数
  • 74191功能表和引脚图
  • 74ls192实现60秒倒计时
  • 74ls192芯片引脚图
  • 74ls192八进制减法计数器
  • 74ls192实现十进制计数器
  • 本文由网友投稿,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
    若有什么问题请联系我们
    2024© 客安网