用74138译码器设计电路
@融艳5940:用译码器74138配合逻辑门设计电路实现逻辑函数L(X,Y,Z)=XY+X/Z,画出逻辑电路.后面那个是X非乘以Z - 作业帮
娄嵇19668577185…… [答案] 将函数变换一下:L=XYZ/+XYZ+X/YZ+X/Y/Z,则有下面的逻辑图
@融艳5940:74138的译码器 -
娄嵇19668577185…… 74138,是一个3到8的译码器,分为74HC138(cmos)和74LS138(TTL)两种,下图是其逻辑符号及管脚排布,下表中列出了该器件的逻辑功能,从表中可以看出其输出为低电平有效,使能端G1为高电平有效,G'2、G'3为低电平有效,当其中一个...
@融艳5940:用74LS138设计一个译码电路,分别选4片2864,列出各芯片占的地址空间范围 -
娄嵇19668577185…… 2864的寻址范围是0~8192,74LS138是三八线译码器,分选4片2864,若取前4位译码输出,个芯片的地址空间(假设偏移地址为0x0000)为: 0x0000~0x1FFF; 0x2000~0x3FFF; 0x4000~0x5FFF; 0x6000~0x7FFF.
@融艳5940:设计74hc193和74hc138以及555芯片做的流水灯电路图 8 LED 谢谢了!!!!! -
娄嵇19668577185…… NE555构成方波振汤器输出作为时基 cp到 74193计数器,计数器其中3个输出作为74138译码器的输入,译码器的8个输出就接到8个LED就可以有流水灯效果.
@融艳5940:求电子大神用74LS138来设计一个电路,题目如下 -
娄嵇19668577185…… 74LS138是3--8线译码器,当G1=1,G2a=G2b=0时,输入端抄A B C与输出2113端Y0----Y7的逻辑关系为: 按题目要求,可以理解为当A B C中1少于2个时,输出F为0,从表中可以看出,满足上述条件时,Y0、Y1、Y2、Y4分别为低电平,即F=0,于是可以这样5261接线(见图),当Y0、Y1、Y2、Y4中任何一个为低电平时,输出端F为低电平,否则为高电平,满足题目要求的逻4102辑关系条件.图中的二极管用或门集成块效果会理想些,也可以将Y3、Y5、Y6、Y7输出连1653接在或非门集成块上,效果更好.
@融艳5940:微机原理实验中的 IN AL,60 CMP AL,39问题 -
娄嵇19668577185…… N AL,60 CMP AL,39 的意思是从端口60H读取内容,然后判断它的D5D4D3D0位是不是全0(00111001B)
@融艳5940:试用74ls138设计一个地址译码电路器,要求该译码器Y0到Y7对应的端口地址为250h到257h -
娄嵇19668577185…… 取端口地址的低3位,000~111接译码器的ABC三个输入端,译码器的输出端8路输出可作为端口的选通信号,高位地址直接接端口高位地址就可以了
@融艳5940:用74LS138译码器设计一个控制电路对三台设备进行控制,当设备出故障时由不同的指示灯进行指示.逻辑电路图求逻辑电路图 - 作业帮
娄嵇19668577185…… [答案] 核心是一片74LS138: 其8个输出端,分别连接一个LED,串联1K的电阻,连接到+5V; 其3个输入端,分别连接一个开关,用来输入0、1电平; 其3个使能端,分别连接到1、0、0电平. 连接好了之后,上电. 拨动三个开关,可以看到8个LED,会各...
@融艳5940:利用地址译码器74ls138设计一个译码电路,分别选中2片2764和2片6264,使得外部程序存储器的地址范围为 -
娄嵇19668577185…… 地址线,从来高到低 A15,A14,A13,A12,....A1,A0; 0100,源0000,00 00,0 000----4000H 0100,0000,00 00,1 000----4008H--8K 0100,0000,00 01,0 000----4010H--8k 0100,0000,00 01,1 000----4018H--8k 0100,0000,00 10,0 000----4020H--8k 取 E3 ...
@融艳5940:3 - 8译码器的工作原理 -
娄嵇19668577185…… 3-8译码器的功能就是把输入的3位2进制数翻译成10进制的输出. 简单介绍: 3-8译码器的输入是3个脚,输出是8个脚.用高低电平来表示输入和输出. 1、输入是二进制.3只脚也就是3位二进制数.输入可以3位二进制数.3位二进制最大是...
娄嵇19668577185…… [答案] 将函数变换一下:L=XYZ/+XYZ+X/YZ+X/Y/Z,则有下面的逻辑图
@融艳5940:74138的译码器 -
娄嵇19668577185…… 74138,是一个3到8的译码器,分为74HC138(cmos)和74LS138(TTL)两种,下图是其逻辑符号及管脚排布,下表中列出了该器件的逻辑功能,从表中可以看出其输出为低电平有效,使能端G1为高电平有效,G'2、G'3为低电平有效,当其中一个...
@融艳5940:用74LS138设计一个译码电路,分别选4片2864,列出各芯片占的地址空间范围 -
娄嵇19668577185…… 2864的寻址范围是0~8192,74LS138是三八线译码器,分选4片2864,若取前4位译码输出,个芯片的地址空间(假设偏移地址为0x0000)为: 0x0000~0x1FFF; 0x2000~0x3FFF; 0x4000~0x5FFF; 0x6000~0x7FFF.
@融艳5940:设计74hc193和74hc138以及555芯片做的流水灯电路图 8 LED 谢谢了!!!!! -
娄嵇19668577185…… NE555构成方波振汤器输出作为时基 cp到 74193计数器,计数器其中3个输出作为74138译码器的输入,译码器的8个输出就接到8个LED就可以有流水灯效果.
@融艳5940:求电子大神用74LS138来设计一个电路,题目如下 -
娄嵇19668577185…… 74LS138是3--8线译码器,当G1=1,G2a=G2b=0时,输入端抄A B C与输出2113端Y0----Y7的逻辑关系为: 按题目要求,可以理解为当A B C中1少于2个时,输出F为0,从表中可以看出,满足上述条件时,Y0、Y1、Y2、Y4分别为低电平,即F=0,于是可以这样5261接线(见图),当Y0、Y1、Y2、Y4中任何一个为低电平时,输出端F为低电平,否则为高电平,满足题目要求的逻4102辑关系条件.图中的二极管用或门集成块效果会理想些,也可以将Y3、Y5、Y6、Y7输出连1653接在或非门集成块上,效果更好.
@融艳5940:微机原理实验中的 IN AL,60 CMP AL,39问题 -
娄嵇19668577185…… N AL,60 CMP AL,39 的意思是从端口60H读取内容,然后判断它的D5D4D3D0位是不是全0(00111001B)
@融艳5940:试用74ls138设计一个地址译码电路器,要求该译码器Y0到Y7对应的端口地址为250h到257h -
娄嵇19668577185…… 取端口地址的低3位,000~111接译码器的ABC三个输入端,译码器的输出端8路输出可作为端口的选通信号,高位地址直接接端口高位地址就可以了
@融艳5940:用74LS138译码器设计一个控制电路对三台设备进行控制,当设备出故障时由不同的指示灯进行指示.逻辑电路图求逻辑电路图 - 作业帮
娄嵇19668577185…… [答案] 核心是一片74LS138: 其8个输出端,分别连接一个LED,串联1K的电阻,连接到+5V; 其3个输入端,分别连接一个开关,用来输入0、1电平; 其3个使能端,分别连接到1、0、0电平. 连接好了之后,上电. 拨动三个开关,可以看到8个LED,会各...
@融艳5940:利用地址译码器74ls138设计一个译码电路,分别选中2片2764和2片6264,使得外部程序存储器的地址范围为 -
娄嵇19668577185…… 地址线,从来高到低 A15,A14,A13,A12,....A1,A0; 0100,源0000,00 00,0 000----4000H 0100,0000,00 00,1 000----4008H--8K 0100,0000,00 01,0 000----4010H--8k 0100,0000,00 01,1 000----4018H--8k 0100,0000,00 10,0 000----4020H--8k 取 E3 ...
@融艳5940:3 - 8译码器的工作原理 -
娄嵇19668577185…… 3-8译码器的功能就是把输入的3位2进制数翻译成10进制的输出. 简单介绍: 3-8译码器的输入是3个脚,输出是8个脚.用高低电平来表示输入和输出. 1、输入是二进制.3只脚也就是3位二进制数.输入可以3位二进制数.3位二进制最大是...