74ls138内部逻辑图

@蔺吉1921:芯片74LS138有什么用? -
黎瑞13011321912…… 原发布者:283669153 74ls138译码器74ls138译码器内部电路逻辑图功能表简单应用74HC138:74LS138为3线-8线译码器,共有54/74S138和54/74LS138两种线路结构型式,其74LS138工作原理如下:当一个选通端(G1)为高电平,另两个选...

@蔺吉1921:74138的译码器 -
黎瑞13011321912…… 74138,是一个3到8的译码器,分为74HC138(cmos)和74LS138(TTL)两种,下图是其逻辑符号及管脚排布,下表中列出了该器件的逻辑功能,从表中可以看出其输出为低电平有效,使能端G1为高电平有效,G'2、G'3为低电平有效,当其中一个...

@蔺吉1921:用3/8译码器74LS138和门电路构成全加器,写出逻辑表达式,画出电路图, - 作业帮
黎瑞13011321912…… [答案] 首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器. 全加器有3个输入端:a,b,ci;有2个输出端:s,co. 与3-8译码器比较,3-8译码器有3个数据输入端:A,B,C;3个使能端;8个输出端,OUT(0-7). 这里可以把3-8译码器的3个数据输入端当...

@蔺吉1921:用74LS138译码器实现如下逻辑函数:F(A,B,C)=∑M(1,3,5) -
黎瑞13011321912…… F(A,B,C)=∑m(1,3,5),如下图:

@蔺吉1921:用74LS138器件设计逻辑函数Y=(非)CA(非)B+(非)A(非)C+BC ,求具体电路图啊谢谢,给分 -
黎瑞13011321912…… Y=AB'C'+A'C'(B+B')+(A+A')BC=AB'C'+A'BC'+A'B'C'+ABC+A'BC=Y4+Y2+Y0+Y7+Y3 将138的输出0 2 3 4 7脚接一个与非门即可提问者评价 请问是将138器件的0 2 3 4 7脚全部接在一个与非门上还是分别接一个与非门呢啊?74LS11是三个3输入与门 Y0Y2Y3接一个与门 它的输出与Y4Y7再接一个与门 这时候的输出接74LS04非门 得到最终的Y 真值表只能自己列写了 只能帮你到这一步 上次你是评价不是追问 所以没法继续回答

@蔺吉1921:用74LS138设计一个电路图实现函数F=AB+BC -
黎瑞13011321912…… G1接电源, G2A和G2B接地, A=A0, B=A1, C=A2;F=AB+/B*C, F=Y3+Y4+Y5+Y7. 我没有其它好办法了.

@蔺吉1921:试画出用3线—8线译码器74LS138和门电路产生如下多输出逻辑函数...
黎瑞13011321912…… 非门应该移至左面的74LS138的6脚输入端,参考下图:

@蔺吉1921:用74ls90和74ls138构成一个可以产生5个节拍脉冲的时序脉冲发生器 -
黎瑞13011321912…… 74ls90 就是一个二,五进制计数器,用Q3Q2Q1三个输出端就是输出五进制数,再用74ls138译码就成了.74ls138的Y0~Y4,输出的就是5个节拍脉冲的时序脉冲了.如下图,

@蔺吉1921:用74LS138译码器实现如下逻辑函数:F(A,B,C)=∑M(1,3,5) - 作业帮
黎瑞13011321912…… [答案] F(A,B,C)=∑m(1,3,5),如下图:

相关推荐

  • 74ls138内部结构图
  • 电路74ls51
  • 74ls138内部电路图
  • 74138引脚图
  • 74ls138逻辑功能图
  • 74hc138逻辑图
  • 74ls138管脚示意图
  • 38线译码器74ls138逻辑图
  • 74138三人表决器逻辑图
  • 74ls138全加器实物图
  • 74ls138译码器内部电路图
  • 74ls138扩展成4-16线电路图
  • 74hc138真值表及功能表
  • 简述74ls138逻辑功能
  • 三人表决电路用74l138
  • 74ls138原理图
  • 74ls138引脚图及功能图
  • 验证74ls138逻辑功能
  • 74138译码器逻辑电路图
  • 74ls138接线实物图
  • 138引脚图
  • 74ls138实物连接图
  • 74hc138三人表决电路图
  • 74138译码器引脚图
  • 74hc138引脚图
  • 74ls138电路图
  • 本文由网友投稿,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
    若有什么问题请联系我们
    2024© 客安网