74ls138真值表怎么画

@钮昏2974:用3线 - 8线和2线 - 4线构成6线 - 64线译码器???急!!!! -
计松15946402920…… 给你算一算帐,3线-8线译码器是8个译码输出,74LS138就是,要构成6线-64线译码器码,要用8片(8x8片)74LS138,还要用两片2线-4线译码器来选8片74LS138,这图怎么画,很庞大,但并不难,就是重复画相同的东西.那真值更是烦人,要64行的表格.都是重复做相同的事.实在是没有什么意义,这种电路明白原理,会做就行呗,干嘛非要做那麻烦的东西.

@钮昏2974:用3/8译码器74LS138和门电路构成全加器,写出逻辑表达式,画出电路图, - 作业帮
计松15946402920…… [答案] 首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器. 全加器有3个输入端:a,b,ci;有2个输出端:s,co. 与3-8... 现在写出全加器和3-8译码器的综合真值表: (A/a,B/b,C/ci为全加器和译码器的输入,OUT为译码器的输出(0-7),s为加法器...

@钮昏2974:一个由3线 - 8线译码器和与非门组成的电路如所示,试写出Y1和Y2的逻辑表达式 -
计松15946402920…… 令74LS138的三个选通输入依次是ABC Y1=AC的话 列出真值表,当ABC=101或者111的时候 Y1=1. 当ABC=101时,译码器选择Y5(即此时Y5输出0,其余输出1) 将Y5和Y7接到门电路的与非门即可. Y2 Y3的实现同理 Y2好像可以化简 A先跟BC取异或再跟BC取与 .

@钮昏2974:用3线 - 8线译码器74HC138和门电路产生如下多输出逻辑函数,画出逻辑电路图 -
计松15946402920…… 如图所示: 逻辑电路图处理大量的约束项,值为1或0的项却是有限的,提出组合逻辑电路设计的一种新方法.与逻辑表示只有在决定事物结果的全部条件具备时. 结果才发生的因果关系.输出变量为1的某个组合的所有因子的与表示输出变量为...

@钮昏2974:关于数字电路3线—8线译码器的问题 -
计松15946402920…… 这个电路应该很简单,不用画真值表,要不然反而走了弯路. 三位二进制输入代码译码后为0-8,其中能被5整除的只有0和5.当没有代码输入时,74LS138的8个输出端都呈现高电平.你可以把74LS138输出端的0、5脚接到一个2输入与非门,74LS138输出的其它引脚悬空,与非门输出端的电平就可以达到你的要求了. 希望这能帮到你!

@钮昏2974:用74LS138器件设计逻辑函数Y=(非)CA(非)B+(非)A(非)C+BC ,求具体电路图啊谢谢,给分 -
计松15946402920…… Y=AB'C'+A'C'(B+B')+(A+A')BC=AB'C'+A'BC'+A'B'C'+ABC+A'BC=Y4+Y2+Y0+Y7+Y3 将138的输出0 2 3 4 7脚接一个与非门即可提问者评价 请问是将138器件的0 2 3 4 7脚全部接在一个与非门上还是分别接一个与非门呢啊?74LS11是三个3输入与门 Y0Y2Y3接一个与门 它的输出与Y4Y7再接一个与门 这时候的输出接74LS04非门 得到最终的Y 真值表只能自己列写了 只能帮你到这一步 上次你是评价不是追问 所以没法继续回答

@钮昏2974:麻烦帮用3线 - 8线译码器74LS138设计个函数 -
计松15946402920…… 画出真值表,138后加个与非门.

@钮昏2974:如图所示为74LS21外引脚排列图,试写出它的逻辑表达式和真值表,画出图形符号 -
计松15946402920…… 逻辑表达式为Y = ABCD; 真值表如下所示: A B C D Y 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 1 1 0 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 0 1 0 0 0 0 1 0 0 1 0 1 0 1 0 0 1 0 1 1 0 1 1 0 0 0 1 1 0 1 0 1 1 1 0 0 1 1 1 1 1

@钮昏2974:用三片3线 - 8线74ls138组成5线 - 24线译码器 -
计松15946402920…… 用三片3线-8线74ls138组成5线-24线译码器,74LS138有三条选择输入线既 A,B,C.片脚为脚1,脚2,脚3.把三片74LS138的A,B,C,分别并联在一起,既每条线上连有3个A,3个B,3个C.这样,占去了5条线的3条.还剩两条线,用于控制三片74LS...

@钮昏2974:用74LS138设计一个译码电路,分别选4片2864,列出各芯片占的地址空间范围 -
计松15946402920…… 2864的寻址范围是0~8192,74LS138是三八线译码器,分选4片2864,若取前4位译码输出,个芯片的地址空间(假设偏移地址为0x0000)为: 0x0000~0x1FFF; 0x2000~0x3FFF; 0x4000~0x5FFF; 0x6000~0x7FFF.

相关推荐

  • 4线16线74ls138真值表
  • 74ls138d引脚图和功能图
  • 译码器74ls138功能表
  • 74ls138逻辑功能图
  • 74ls138引脚图真值表
  • 74ls138译码真值表
  • 138芯片真值表
  • 74ls138引脚图与真值表
  • 74ls138三人表决器真值表
  • 74138引脚图及功能
  • 74ls138的功能真值表
  • 138译码器引脚图及功能
  • 74hc138全加器接线图
  • 74ls138数据分配器真值表
  • 74hc138译码器真值表
  • 74ls138逻辑图怎么画
  • 74ls138译码器真值表
  • 74hc138真值表
  • 74ls138设计全减器
  • 138译码器引脚图
  • 74138译码器引脚图
  • 74ls20引脚图真值表
  • 74ls138逻辑符号图
  • 芯片74ls138引脚图
  • 74ls10引脚图及功能真值表
  • 74ls138译码器内部电路图
  • 本文由网友投稿,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
    若有什么问题请联系我们
    2024© 客安网