74ls192做电路图60进制
@舒薛3014:如何使用74ls192n设计78进制电路图 -
项须18210901352…… 74LS192是十进制计数器,要用两片74LS192设计78进制计数器,利用计数到78,产生 一个复位信号,加到两个计数器的清0引脚上,使计数器回0,实现改制.但是,78并看不到,最大数是77,下图就是逻辑图,也是仿真图,是计数到最大数77的截图.你不用画两个数码管,那是显示仿真效果的.
@舒薛3014:急求74ls192设计59位加法计数器,从0加到58!电路图
项须18210901352…… 需要两个74ls192芯片构成,个位计数器计数脉冲从5脚输入,进位12脚输出,作为十位计数器计数脉冲,即连接到5脚;如果不加限制,则此电路,就构成一个0--100的计数器;另外加个四与门(或四与非门 非门),根据限定条件:个位计数器输出 8 =1000=Q3,(或是 9=1001=Q0*Q3),十位计数器输出 5 =0101=Q0*Q2,因此将所说的Q0、Q2、Q3相与,其输出接两个芯片的14脚(MR),作为复位信号,高电平有效.
@舒薛3014:Proteus怎么用74LS192做60进制的加法计数器 -
项须18210901352…… 如下图:
@舒薛3014:试设计出用74LS192组成的六进制计数器逻辑电路图 -
项须18210901352…… 实现的效果应该是QD-QC-QB-QA = 0101时,触发器清0,也就是这时将CLR置1QA和QB相与的结果接CLRLOAD接VCC这样试试看?网上搜的74ls192功能表不知道一样不,你试下吧
@舒薛3014:用74LS192设计一个六十七进制加计数器 设计要求: 显示直观 加上译码显示驱动电路 原理图, -
项须18210901352…… 你好!你确定是 67 进制,那最后是几位显示
@舒薛3014:数字逻辑实验 13进制计数器,用2个74LS192芯片连接,给个电路图,最好标好管脚,谢谢 -
项须18210901352…… 74LS192是十进制计数器,满十产生进位,就用这个进位信号作为第二个74LS192芯片的计数脉冲,如果计数脉冲是采用二级同步的,这个进位信号也可作为第二个74LS192芯片的最低位(P0,或D0)的输入信号,再把第二级输出的Q0(十位=1)和第一级输出的Q0、Q1(个位=11)信号相与,产生复位两级计数器的信号,也就是计数到13后,便复位到0了.
@舒薛3014:求教74LS192构成3秒倒数的电路图,只要3,2,1,不要0的,用的是Multisim仿真软件,急求!! -
项须18210901352…… 将74LS192的D0D1置1,D2D3置0,借位输出端(13脚)连接到预置数端(11脚)就是了;
@舒薛3014:用两片74LS192制作20秒倒计时电路 -
项须18210901352…… 这是一个24秒的,你改成20秒的应该是没有问题的吧,就74192那ABCD那设定一下就得了,
@舒薛3014:用与非门和74lS161设计60进制的计数器电路图 -
项须18210901352…… 将 前级反馈端接至Q2、Q1(2+4=6)即可
项须18210901352…… 74LS192是十进制计数器,要用两片74LS192设计78进制计数器,利用计数到78,产生 一个复位信号,加到两个计数器的清0引脚上,使计数器回0,实现改制.但是,78并看不到,最大数是77,下图就是逻辑图,也是仿真图,是计数到最大数77的截图.你不用画两个数码管,那是显示仿真效果的.
@舒薛3014:急求74ls192设计59位加法计数器,从0加到58!电路图
项须18210901352…… 需要两个74ls192芯片构成,个位计数器计数脉冲从5脚输入,进位12脚输出,作为十位计数器计数脉冲,即连接到5脚;如果不加限制,则此电路,就构成一个0--100的计数器;另外加个四与门(或四与非门 非门),根据限定条件:个位计数器输出 8 =1000=Q3,(或是 9=1001=Q0*Q3),十位计数器输出 5 =0101=Q0*Q2,因此将所说的Q0、Q2、Q3相与,其输出接两个芯片的14脚(MR),作为复位信号,高电平有效.
@舒薛3014:Proteus怎么用74LS192做60进制的加法计数器 -
项须18210901352…… 如下图:
@舒薛3014:试设计出用74LS192组成的六进制计数器逻辑电路图 -
项须18210901352…… 实现的效果应该是QD-QC-QB-QA = 0101时,触发器清0,也就是这时将CLR置1QA和QB相与的结果接CLRLOAD接VCC这样试试看?网上搜的74ls192功能表不知道一样不,你试下吧
@舒薛3014:用74LS192设计一个六十七进制加计数器 设计要求: 显示直观 加上译码显示驱动电路 原理图, -
项须18210901352…… 你好!你确定是 67 进制,那最后是几位显示
@舒薛3014:数字逻辑实验 13进制计数器,用2个74LS192芯片连接,给个电路图,最好标好管脚,谢谢 -
项须18210901352…… 74LS192是十进制计数器,满十产生进位,就用这个进位信号作为第二个74LS192芯片的计数脉冲,如果计数脉冲是采用二级同步的,这个进位信号也可作为第二个74LS192芯片的最低位(P0,或D0)的输入信号,再把第二级输出的Q0(十位=1)和第一级输出的Q0、Q1(个位=11)信号相与,产生复位两级计数器的信号,也就是计数到13后,便复位到0了.
@舒薛3014:求教74LS192构成3秒倒数的电路图,只要3,2,1,不要0的,用的是Multisim仿真软件,急求!! -
项须18210901352…… 将74LS192的D0D1置1,D2D3置0,借位输出端(13脚)连接到预置数端(11脚)就是了;
@舒薛3014:用两片74LS192制作20秒倒计时电路 -
项须18210901352…… 这是一个24秒的,你改成20秒的应该是没有问题的吧,就74192那ABCD那设定一下就得了,
@舒薛3014:用与非门和74lS161设计60进制的计数器电路图 -
项须18210901352…… 将 前级反馈端接至Q2、Q1(2+4=6)即可