74ls139逻辑电路图

@闾戴2927:请问有没有人懂得74LS139实现奇偶校验电路电路? -
仰罚13884669978…… 139是双路二-四译码器电路

@闾戴2927:双2 - 4译码器 74LS139真值表 -
仰罚13884669978…… 4、5、7上的非的意思是:输出低电平有效,即输出逻辑“0”. 允许端为“L”时,4个输出端会有1个输出“L”,即“低电平”,或逻辑“0”. 允许端为“H”时,4个输出端会全部输出“H”,即“高电平”,或逻辑“1”,视为无效. 下图为真值表

@闾戴2927:设计一个2 - 4译码器,使输入低电平有效,输出高电平有效,列出真值表,并描述该译码器的功能,画出逻辑 -
仰罚13884669978…… 取一个芯片:74LS139,输入、输出都加上反相器,即可.

@闾戴2927:能否用74ls139设计一位全加器 -
仰罚13884669978…… 74ls139是双2线-4线译码器,只有4个输出Y0~Y3,是不能设计一位全加器或全减器.因为,一位全加器,要有两个加数,A,B,还有一位进位Cy,共三位变量,就有8个组合,即对应000~111,要用译码器,就要用8个输出端:Y0~Y7,因此,这要用3线-8线译码器,74LS138来做.

@闾戴2927:74LS139的芯片管脚 -
仰罚13884669978…… A、B 译码地址输入端 G1、G2 选通端(低电平有效) Y0~Y3 译码输出端(低电平有效)

@闾戴2927:74ls153,74ls138的各控制端应如何连接才能保证芯片正常工作 -
仰罚13884669978…… 74ls138功能介绍 请对照课本学习74ls138引脚图74HC138管脚图:74LS138 为3 线——8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其工作原理如下:当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2...

@闾戴2927:如何用双2 - 4线译码器转换为3 - 8线译码器?电路图怎么设计? -
仰罚13884669978…… 将双2-4译码器进行级联,即使用最高位作为两片2-4译码器的片选信号,将剩余位作为译码器片内地址线,就可以转换成3-8译码器. 设计方向 将双2-4译码器级联为3-8译码器 设计思路 由于译码器译码输出与输入对应,输入端位000~111对应选...

@闾戴2927:请问用一块《74LS139》芯片转换成3 - 8译码器怎样转.请给出电路图! -
仰罚13884669978…… 139包含的是2个2-4线的译码器 要接成3-8线的译码器比较麻烦 建议直接用74LS138

@闾戴2927:如何用74ls161和74ls138做一个8个彩灯循环电路 -
仰罚13884669978…… 74ls161是16进制计数器.0000-1111 一个脉冲走一个数. 74ls38是38线译码器.有3个输入端.将74ls161低三位输出端联在74ls138上. 74ls138有8个输出端,因为你有16个灯,所以一个输出端接两个灯. 现在每个灯都接在74ls138上了.8组灯,一组两个,每组灯之前接一个与门分别与74ls161的高位输出端和高位输出端的“非”连接,现在就应该好了.一些使能端就不说了.接正确就好了.

相关推荐

  • 74ls138仿真电路图
  • 74139芯片引脚图
  • 74ls148引脚图
  • 74ls139译码器引脚图
  • 74ls138时钟分配器波形图
  • 74ls138逻辑功能图
  • 74ls194的逻辑功能图
  • 38线译码器74ls138逻辑图
  • 139芯片引脚图及功能
  • 与非门逻辑图
  • 74ls32管脚功能图
  • 74ls138逻辑功能示意图
  • 74ls86芯片引脚图功能图
  • 74139功能表和引脚图
  • 74ls138内部逻辑图
  • 74ls139功能表和引脚图
  • 74ls138引脚图
  • 74ls138管脚示意图
  • 74139引脚图及功能
  • 74ls139功能表测试表
  • 74ls138引脚图及功能
  • 74ls138芯片原理图
  • 74ls139译码器逻辑图
  • 74ls86芯片逻辑图
  • 74ls138三人表决器电路图
  • 74ls139引脚图
  • 本文由网友投稿,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
    若有什么问题请联系我们
    2024© 客安网