用74138实现全加器

@颛韩3727:用74ls138设计一个全加器 -
巫查18175116227…… Y4.Y5.Y7 ___________ — — — — Ci=Y3.Y6设A为加数B为被加数 低位进位为Ci-1 和为S 进位为Ci A B Ci-1 S Ci 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 1 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 ___________ — — — — S=Y1.Y2

@颛韩3727:用译码器74138和与非门设计一位全加器和全减器(用异或门和与非门),设置一控制变量M,用来控制作家非或减法,画出真值表和电路图,最好有卡诺图 -
巫查18175116227…… y

@颛韩3727:74h138实现一位全加器? 在线等,急求!要电路图,不要原理的 -
巫查18175116227…… 先纠正一下,不是74H138,没有这个型号的器件,应该是74HC138(3-8译码器). 单用一片74HC138无法实现全加器功能,还要加一片双通道的4输入与非门(74HC20).实用电路如下图——

@颛韩3727:试用74HC138实现一位“全加器”电路 -
巫查18175116227…… 分别用ABC表示 两个加法位与一个进位写真值表 ABC HL 000 00 001 01 010 01 011 10 100 01 101 10 110 10 111 11 H= O3+O5+O6+O7 L= O1+O2+O4+O7 H为加法结果高位L为低位 这样用一个138加点或门就行了

@颛韩3727:求用两片74ls138设计一个全加器的电路图?? -
巫查18175116227…… 不用两片74LS138呀,只用一片74LS138和一片74LS20就能搞定了.

@颛韩3727:设计一位全加器 ,74ls138 +2个四输入与非门构成的全加器,用vhdl语言设计程序. -
巫查18175116227…… ENTITY adder IS PORT(a,b,c: IN bit; s,c0: OUT bit); END adder; ARCHITECTURE one OF adder IS SIGNAL y_n:bit_vector(7 DOWNTO 0); BEGIN decoder:PROCESS(a,b,c) VARIABLE y:bit_vector(7 DOWNTO 0); BEGIN y := (OTHERS => '1'); ...

@颛韩3727:求用两片74ls138设计一个四位全加器的电路图??谢谢 -
巫查18175116227…… 如果是设来计四位加法器还可以,但已经很麻烦了.可是设计全加器自是不能的,因全加器有5个变量,译码器要有32个输出端,而百两片74LS138却只有16个输出端,怎么做?那需要4片,那电路可麻烦死度了,也没有意义画这么复杂的电路了.知 可现在的问道题是,两片74LS138是做不来的,这是谁出的鬼题?

@颛韩3727:利用与非门,可以设计一个3线 - 10线译码器 - 上学吧普法考试
巫查18175116227…… 只能从网上找到这些资料了,别的就不懂了 一位全加器(FA)的逻辑表达式为:Fi=Ai⊕Bi⊕CiCi+1=AiBi+BiCi+CiAi如果将全加器的输入置换成Ai和Bi的组合函数Xi和Yi(S0…S3控制),然后再将Xi,Yi和进位数通过全加器进行全加,就是ALU的逻辑结构结构.即 Xi=f(Ai,Bi)Yi=f(Ai,Bi)不同的控制参数可以得到不同的组合函数,因而能够实现多种算术运算和逻辑运算.

@颛韩3727:只用两片74LS138设计一个全加器 -
巫查18175116227…… 不为什么.就是可以做成全加器 用74LS138设 可以构成一位全加器,STb(低电平)和STc(低电平有效)两个接地 STa高电平 A0 A1 A2 为输入 输出公式没法写上来

相关推荐

  • 用译码器设计全加器
  • 74hc138译码器编全加器
  • 用138设计一位全加器
  • 用74138设计全减器
  • 74138和7420设计全加器
  • 74hc138全加器接线图
  • 译码器74138全减器
  • 74ls138引脚图及功能
  • 74138逻辑电路图
  • 用138和20设计全加器
  • 用74151和74138设计全加器
  • 用一片74hc138实现全加器
  • 用38译码器实现全加器
  • 74ls138全加器接线图
  • 74138实现三人表决电路
  • 74138译码器工作原理
  • 74138全减器接线图
  • 38译码器实现全加器
  • 74ls138与74s20全加器
  • 74ls138设计全加器表达式
  • 用74138和7420实现全加器
  • 四位全加器代码
  • 用74138设计电路过程
  • 74ls138引脚图
  • 74ls138译码器怎么画
  • 用译码器实现全加器
  • 本文由网友投稿,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
    若有什么问题请联系我们
    2024© 客安网