用74hc138设计全减器

@五翠478:怎样用74LS138译码器构成一位全减器电路 -
许葛17013364223…… 74ls138 38译码器.那你就写撒,三位吧 000 001...111,地址位三位输出译码就是前面的,至于减法加法的反码,不知道你要怎么减,不好说.要不你说具体点

@五翠478:怎样用74LS138译码器构成一位全减器电路设Ai.Bi为本位数,Di - 1为低位借位,Ri为本位差,Di是向高位借位. - 作业帮
许葛17013364223…… [答案] 自己把真值表画出来 A.被减数,B.减数,C.低位向本位的借位,P1.本位的差,P2本位向高位的借位. A B C P1 P2 0 0 0 0 0 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1

@五翠478:用译码器74138和与非门设计一位全加器和全减器(用异或门和与非门),设置一控制变量M,用来控制作家非或减法,画出真值表和电路图,最好有卡诺图 -
许葛17013364223…… y

@五翠478:用74ls138实现一位全减器中a和b是怎样确定减数和被减数的 -
许葛17013364223…… F = ABCA'BCAB'C = 0 中间应该是或逻辑吧? F = ABC + A'BC + AB'C = 111 + 110 + 101 = Y7 + Y6 + Y5 按照74LS138的规则,A 是低位(LSB),D 是高位(MSB). 74ls138 译码输出是低电平有效,用 74LS10 与非门,实际逻辑是输入低电平有效的或...1391

@五翠478:怎样用74LS138和74LS20构成全减器,最好画出电路图 -
许葛17013364223…… 使用逻辑函数.138不是可以输出任意的逻辑函数吗,你列出全减器的逻辑函数,然后就搞定了

@五翠478:[提问] 74HC138有谁用过,能使8个输出端全为高,或者全为低吗? -
许葛17013364223…… 很简单啊,看看真值表就可以了嘛,比如下图: 如图中红色框所示,就是全部输出为高,方法就是将E3脚输入为L(低电平).

@五翠478:请问可不可以用74ls139设计一位全加器或全减器 -
许葛17013364223…… 74ls139是双2线-4线译码器,只有4个输出Y0~Y3,是不能设计一位全加器或全减器. 因为,一位全加器,要有两个加数,A,B,还有一位进位Cy,共三位变量,就有8个组合,即对应000~111,要用译码器,就要用8个输出端:Y0~Y7,因此,这要用3线-8线译码器,74LS138来做.

@五翠478:自选逻辑门设计一个全减法器 -
许葛17013364223…… 由题可知,电路有3个输入变量,2个输出函数.设被减数、减数及来自高位的“借位”分别用Ai、Bi及Ci-1表示,相减产生的“差”及“借位”用Si和Ci表示.根据二进制减法运算法则可列出全减器的真值表,如下: Ai Bi Ci-1 ‖ Ci Si0 0 0 ‖ 0 00 0 1 ‖ 0 10 1 0 ‖ 0 10 1 1 ‖ 1 01 0 0 ‖ 0 11 0 1 ‖ 1 01 1 0 ‖ 1 01 1 1 ‖ 1 1 由真值表写出输出函数表达式为 Si(Ai,Bi,Ci-1)=∑m(1,2,4,7) Ci(Ai,Bi,Ci-1)=∑m(3,5,6,7) 采用卡诺图化简上述函数,答案基本就出来了

@五翠478:用3线 - 8线译码器74HC138和门电路设计一个全加器组合逻辑电路设计 答得完整且正确另加分 - 作业帮
许葛17013364223…… [答案] 全加器逻辑表达式为:

@五翠478:如何用74HC138实现一位“全加器”电路 -
许葛17013364223…… 只能从网上找到这些资料了,别的就不懂了 一位全加器(FA)的逻辑表达式为:Fi=Ai⊕Bi⊕CiCi+1=AiBi+BiCi+CiAi如果将全加器的输入置换成Ai和Bi的组合函数Xi和Yi(S0…S3控制),然后再将Xi,Yi和进位数通过全加器进行全加,就是ALU的逻辑结构结构.即 Xi=f(Ai,Bi)Yi=f(Ai,Bi)不同的控制参数可以得到不同的组合函数,因而能够实现多种算术运算和逻辑运算.

相关推荐

  • 74hc151引脚功能图
  • 74hc138译码器编全加器
  • 译码器74138全减器
  • 74ls138仿真电路图
  • 74hc138真值表引脚图
  • 74hc138全加器接线图
  • 用138译码器设计全加器
  • 74ls138设计电路步骤
  • 用74hc138设计交通信号灯
  • 74ls138真值表怎么画
  • 74ls138译码器怎么画
  • 用74ls138设计一个全减器
  • 74hc138测试原理
  • 74hc138译码器引脚图
  • 74hc153引脚功能图
  • 用74hc138实现三人表决器
  • 全减器逻辑电路图138
  • 74hc138逻辑图
  • 用一片74hc138实现全加器
  • 74hc138电路图
  • 74hc138引脚接法
  • 74hc138功能表和引脚图
  • 74ls138与非门全加器
  • 74hc138真值表表达式
  • 74hc138内部逻辑图
  • 74ls138和20设计全加器
  • 本文由网友投稿,不代表本站立场,仅表示其个人看法,不对其真实性、正确性、有效性作任何的担保
    若有什么问题请联系我们
    2024© 客安网